Cadence层次化设计-用与非门和反相器构成振荡器

   日期:2024-12-26    作者:f4418 移动:http://oml01z.riyuangf.com/mobile/quote/49560.html

simulator lang = spectre 仿真用的类型(maybe
V0 (VDD 0) vsource type=dc dc=1 设VDD=1v
V1 (GND 0) vsource type=dc dc=0 设GND=0v
V2 (IN 0) vsource type=pwl wave=[0n 0 2n 0 2.05n 1 9n 1 9.05n 0] 设置IN为脉冲波,最开始0ns为0v,2ns后还是0v,到2.05ns时为1…这里时间为绝对时间,都是相对于最开始0ns时
ca(OUT 0) capacitor c=1f 设置负载

按i添加之前画好的版图,记得先按E设置显示图层数,不然看不到器件内部版图。
此时出现了在例化layout时元件离鼠标很远的问题,这就是在之前画版图时没把版图放在十字附近。


特别提示:本信息由相关用户自行提供,真实性未证实,仅供参考。请谨慎采用,风险自负。


举报收藏 0评论 0
0相关评论
相关最新动态
推荐最新动态
点击排行
{
网站首页  |  关于我们  |  联系方式  |  使用协议  |  隐私政策  |  版权隐私  |  网站地图  |  排名推广  |  广告服务  |  积分换礼  |  网站留言  |  RSS订阅  |  违规举报  |  鄂ICP备2020018471号